Lo sviluppo di nuovi progetti FPGA e ASIC implica l’implementazione di nuovi algoritmi, il che comporta insidie nella verifica per sviluppatori di algoritmi, progettisti di hardware e ingegneri di verifica.

Leggi questo ebook per scoprire come gestire le insidie nella verifica e ridurre gli sforzi per lo sviluppo utilizzando MATLAB® e Simulink® per:

  • Creazione di modelli di riferimento 
  • Uso di modelli di riferimento per la verifica dei progetti
  • Test dell’implementazione di algoritmi su schede di sviluppo FPGA
  • Esecuzione della progettazione top-down e della verifica di progetti analogici/di segnali misti
  • Passaggio ai workflow di certificazione DO-254 e ISO 26262 per soddisfare i requisiti di sicurezza funzionale